Функциональная структура предварительного сумматора f(σ) условно "j" разряда параллельно-последовательного умножителя f(σ), реализующая процедуру "дешифрирования" аргументов частичных произведений со структурами аргументов множимого [m]f(2) и множителя [n - RU2586565C2

Код документа: RU2586565C2

Чертежи

Показать все 37 чертежа(ей)

Описание

Текст описания приведен в факсимильном виде.

Реферат

Группа изобретений относится к вычислительной технике и может быть использована при построении параллельно-последовательного умножителя с входными аргументами слагаемых [m]f(2) и [n]f(2) в формате «дополнительный код». Техническим результатом является повышение быстродействия преобразования входных аргументов. В одном из вариантов структура реализована с использованием логических элементов И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ. 2 н.п. ф-лы.

Формула

1. Функциональная структура предварительного сумматора f1CD) условно «j» разряда параллельно-последовательного умножителя fΣ(Σ) реализующая процедуру «дешифрирования» аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате «Дополнительного кода» и формирования промежуточной суммы [1,2Sjh1]f(2n) в позиционном формате «Дополнительного кода RU», включающая входную логическую функцию f3(&)-И, в которой функциональная связь является функциональной входной связью функциональной структуры для приема аргумента mj множимого условно «j» разряда, включает также логическую функцию f4(&)-И с входной логической функцией f1(&)-НЕ, а также логическую функцию f1(})-ИЛИ, отличающаяся тем, что для активизации результирующего аргумента (1Sj)h «Уровня 1» без изменения уровня аналогового сигнала введены логические функции f2(&)-И, f5(&)-И, f6(&)-И и f2(&)-НЕ, а для активизации результирующего аргумента (1Sj)h «Уровня 1» с измененным уровнем аналогового сигнала введена логическая функция f1(}&)-ИЛИ-НЕ, при этом для активизации результирующего аргумента (2Sj)h без изменения уровня аналогового сигнала и результирующего аргумента (2Sj)h с измененным уровнем аналогового сигнала «Уровня 2» введены логические функции f1(&)-И и f1(&)-И-НЕ, при этом функциональные связи логических функций в структуре предварительного сумматора выполнены в соответствии с математической моделью вида

где1.1(Sj)h>h1↑ …1.4(Sj)h>h1↑ - дополнительные преобразованные аргументы логических функций f2(&)-И - f5(&)-И, включаемые в систему дополнительной логической функции f1(}&)-ИЛИ-НЕ для всех уровней «h»>«h1»,
- логическая функция f1(&)-И;

- логическая функция f1(})-ИЛИ;

- логическая функция f1(}&)-ИЛИ-НЕ;

- логическая функция f1(&)-И-НЕ;
«=&1=» - логическая функция f1(&)-НЕ изменения активности входных аналоговых сигналов.
2. Функциональная структура предварительного сумматора f1CD) условно «j» разряда параллельно-последовательного умножителя fΣ(Σ) реализующая процедуру «дешифрирования» аргументов частичных произведений со структурами аргументов сомножителей [mj]f(2n) и [ni]f(2n) в позиционном формате «Дополнительного кода» и формирования промежуточной суммы [1,2Sjh1]f(2n) и [1,2Sjh2]f(2n) в позиционном формате «Дополнительного кода RU», включающая логическую функцию f1(&)-И, в которой функциональная связь является функциональной входной связью функциональной структуры для приема аргумента mj множимого условно «j» разряда, включает также логическую функцию f2(&)-И, отличающаяся тем, что для активизации результирующего аргумента (1Sj)h «Уровня 1» без изменения уровня аналогового сигнала введены логические функции f2(&)-И-НЕ, f3(&)-И-НЕ, f4(&)-И-НЕ, f5(&)-И-НЕ, f6(&)-И-НЕ и f7(&)-И-НЕ, а для активизации результирующего аргумента (1Sj)h «Уровня 1» с измененным уровнем аналогового сигнала введена логическая функция f2(&)-И, при этом для активизации результирующего аргумента (2Sj)h с измененным уровнем аналогового сигнала «Уровня 2» введена логическая функция f1(&)-И-НЕ, при этом функциональные связи логических функций в структуре предварительного сумматора выполнены в соответствии с математической моделью вида

где1.1(Sj)h>h1↑ …1.4(Sj)h>h1↑ и (1Sj)hmin - дополнительные преобразованные аргументы логических функций f2(&)-И-НЕ - f6(&)-И-НЕ, включаемые в систему дополнительной логической функции f2(&)-И для всех уровней «h»>«h1».

Патенты аналоги

Авторы

Патентообладатели

Заявители

СПК: G06F7/501 G06F7/505 G06F7/533

Публикация: 2016-06-10

Дата подачи заявки: 2011-12-20

0
0
0
0
Невозможно загрузить содержимое всплывающей подсказки.
Поиск по товарам