Устройство выброса текучей среды со встроенным датчиком уровня чернил - RU2015125746A

Код документа: RU2015125746A

Формула

1. Устройство выброса текучей среды, содержащее:
щелевое отверстие для чернил, выполненное в кристалле печатающей головки;
встроенный в печатающую головку датчик уровня чернил (PILS) для измерения уровня чернил камеры, находящейся в сообщении по текучей среде с упомянутым щелевым отверстием; и
резисторную схему очистки, расположенную внутри камеры, для очистки этой камеры от чернил.
2. Устройство выброса текучей среды по п. 1, в котором резисторная схема очистки содержит четыре резистора, окружающих пластину измерительного конденсатора PILS, причем каждый резистор расположен рядом с отличающейся стороной пластины измерительного конденсатора и ориентирован параллельно ей.
3. Устройство выброса текучей среды по п. 1, в котором PILS содержит множественные PILS для измерения уровней чернил в множественных камерах, находящихся в сообщении по текучей среде с упомянутым щелевым отверстием, при этом устройство выброса текучей среды дополнительно содержит:
регистр сдвига для выбора между множественными PILS для вывода в общую шину ID.
4. Устройство выброса текучей среды по п. 3, в котором множественные PILS содержат четыре PILS вокруг единственного щелевого отверстия, при этом каждый из четырех PILS находится около отличающегося концевого угла щелевого отверстия.
5. Устройство выброса текучей среды по п. 4, дополнительно содержащее пластину измерительного конденсатора в каждом PILS, при этом каждая пластина измерительного конденсатора находится на минимальном безопасном расстоянии, составляющем от около 40 микрон до около 50 микрон, от конца щелевого отверстия.
6. Устройство выброса текучей среды по п. 3, дополнительно содержащее контроллер для управления активацией резисторной схемы очистки и для управления регистром сдвига, чтобы делать выбор между множественными PILS для вывода в общую шину ID.
7. Устройство выброса текучей среды по п. 1, в котором PILS содержит:
измерительный конденсатор, емкость которого изменяется с изменением уровня чернил в камере;
переключатель T2 для приложения напряжения Vp к измерительному конденсатору, обеспечивающий заряд на измерительном конденсаторе;
переключатель T3 для разделения заряда между измерительным конденсатором и опорным конденсатором, обеспечивающий в результате опорное напряжение Vg; и
оценочный транзистор, выполненный с возможностью обеспечения сопротивления "исток-сток", пропорционального опорному напряжению.
8. Устройство выброса текучей среды по п. 1, дополнительно содержащее схему устранения паразитной составляющей, предназначенную для устранения собственной паразитной емкости PILS.
9. Считываемый процессором носитель, хранящий код, представляющий команды, которые при исполнении их процессором заставляют процессор:
активировать резисторную схему очистки для продувки чернил из измерительной камеры;
прикладывать напряжение Vp предварительного заряда к измерительному конденсатору внутри камеры для зарядки измерительного конденсатора зарядом Q1;
разделять заряд Q1 между измерительным конденсатором и опорным конденсатором, вызывая появление опорного напряжения Vg на затворе оценочного транзистора; и
определять сопротивление от стока к истоку оценочного транзистора, которое является результатом приложения Vg.
10. Считываемый процессором носитель по п. 9, в котором команды дополнительно заставляют процессор:
обеспечивать задержку после активации резисторной схемы очистки, чтобы обеспечить возможность чернилам из щелевого отверстия для текучей среды течь обратно в измерительную камеру до приложения напряжения Vp предварительного заряда.
11. Считываемый процессором носитель, хранящий код, представляющий команды, которые при исполнении их процессором заставляют процессор:
инициировать работу множественных PILS (встроенных в печатающую головку датчиков уровня чернил) для измерения уровня чернил в множественных областях устройства выброса текучей среды;
управлять регистром сдвига в устройстве выброса текучей среды для мультиплексирования выходных сигналов из множественных PILS в общую шину ID.
12. Считываемый процессором носитель по п. 11, в котором команды дополнительно заставляют процессор определять уровень чернил с использованием выходных сигналов из множественных PILS.
13. Считываемый процессором носитель по п. 12, в котором определение уровня чернил содержит усреднение множественных выходных сигналов из множественных PILS.
14. Считываемый процессором носитель по п. 11, в котором работа PILS содержит:
обеспечение заряда на измерительном конденсаторе в узле М1 запоминающего устройства;
подключение M1 ко второму узлу М2 запоминающего устройства для разделения заряда между измерительным конденсатором и опорным конденсатором, причем разделенный заряд вызывает появление опорного напряжения Vg в M1, M2 и на затворе транзистора;
определение сопротивления от стока к истоку транзистора; и
сравнение упомянутого сопротивления с опорным значением для определения уровня чернил.
15. Считываемый процессором носитель по п. 14, в котором работа PILS дополнительно содержит:
приложение напряжения Vp к M1 для обеспечения заряда на измерительном конденсаторе; и
одновременное приложение Vp к узлу Mp для предотвращения появления заряда паразитной емкости между M1 и Mp.

Авторы

Заявители

СПК: B41J2/04541 B41J2/0458 B41J2/1404 B41J2/14129 B41J2002/14354 B41J2/165 B41J2/1753 B41J2/17546 B41J2/17566 B41J2002/17579 B41J29/393

МПК: B41J29/393

Публикация: 2017-01-10

Дата подачи заявки: 2012-11-30

0
0
0
0
Невозможно загрузить содержимое всплывающей подсказки.
Поиск по товарам