Код документа: RU2002117437A
1. Микропроцессорное устройство, содержащее центральное устройство обработки (1) по меньшей мере с одним периферийным блоком (2, 3), которые соединены между собой шиной данных, первый криптографический блок (21,31), который находится в периферийном блоке (2, 3) и подключен к шине (4), второй криптографический блок (11), который находится в центральном устройстве обработки (1) и подключен к шине (4), и генератор случайных чисел (6), предназначенный для выработки последовательности случайных значений, который связан с первым и вторым криптографическими блоками (21, 31, 11) и предназначен для ввода значений данных, при этом криптографический режим работы первого и второго криптографических блоков (21, 31, 11) управляется в зависимости от значений данных, вырабатываемых генератором случайных чисел (6).
2. Микропроцессорное устройство по п.1, отличающееся тем, что имеет вывод для подачи тактового сигнала (CLK), посредством которого первый и второй криптографические блоки (21,31,11) управляются синхронным образом.
3. Микропроцессорное устройство по п.1 или 2, отличающееся тем, что первый и второй криптографические блоки (21, 31, 11) в процессе работы образуют пару, состоящую из устройства шифрования и соответствующего ему устройства дешифрирования.
4. Микропроцессорное устройство по любому из пп.1-3, отличающееся тем, что один из криптографических блоков (11, 21, 31) содержит регистр сдвига (116) с обратной связью, на который подаются значения данных, выработанные генератором случайных чисел (6), и совокупность сигнальных проводников для передачи данных с соответствующими логическими элементами связи (112, 113, 114, 115), причем каждый из указанных логических элементов со стороны входов соединен с сигнальным проводником и с выходом регистра сдвига (116) с обратной связью, а со стороны выхода соединен с одним из сигнальных проводников.
5. Микропроцессорное устройство по п.4, отличающееся тем, что регистр сдвига (116) выполнен с линейной обратной связью.
6. Микропроцессорное устройство по любому из пп.1-5, отличающееся тем, что центральный блок (1) и периферийный блок (2, 3) выполнены в виде монолитной интегральной схемы.
7. Микропроцессорное устройство по любому из пп.1-6, отличающееся тем, что периферийный блок (2) содержит поле ячеек памяти.
8. Микропроцессорное устройство по любому из пп.1-7, отличающееся тем, что оно предназначено для использования в мобильном носителе данных.