Способ определения асимметричной задержки сигнала в цепи передачи сигналов внутри интегральной схемы - RU2009136627A

Код документа: RU2009136627A

Реферат

1. Способ определения асимметричной задержки сигнала в цепи (2) передачи сигналов внутри интегральной схемы (1), включающий: ! (а) съем (S1) сигнала, выданного цепью (2) передачи сигналов, посредством интегрального мультиплексора (7) для измерения асимметричной задержки сигнала в измерительной цепи, образованной интегральной цепью (2) передачи сигналов и интегральным мультиплексором (7); ! (б) измерение (S2) асимметричной задержки сигнала в интегральном мультиплексоре (7) и ! (в) вычисление (S3) разности между асимметричной задержкой сигнала в измерительной цепи и асимметричной задержкой сигнала в интегральном мультиплексоре (7) для определения асимметричной задержки сигнала в цепи (2) передачи сигналов. ! 2. Способ по п.1, в котором для измерения асимметричной задержки сигнала сначала посредством внешнего контрольного устройства подают нарастающий фронт сигнала, а затем спадающий фронт сигнала, причем внешнее контрольное устройство (13) регистрирует время прохождения нарастающего фронта сигнала и время прохождения спадающего фронта сигнала, а асимметричную задержку сигнала вычисляют как разность между временем прохождения нарастающего фронта сигнала и временем прохождения спадающего фронта сигнала. ! 3. Способ по п.1, в котором интегральный мультиплексор (7) переключают между первым режимом измерения (MBI) для измерения задержки сигнала в измерительной цепи и вторым режимом измерения (MBII) для измерения задержки сигнала в мультиплексоре (7). ! 4. Способ по п.3, в котором интегральный мультиплексор (7) в обычном режиме работы (NB) передает выходной логический сигнал, генерируемый интегральной логической схемой (3). ! 5. Способ по п.4,

Авторы

Заявители

СПК: G01R31/3016 G01R31/31725

Публикация: 2011-04-20

Дата подачи заявки: 2008-02-29

0
0
0
0
Невозможно загрузить содержимое всплывающей подсказки.
Поиск по товарам