Код документа: RU2007147919A
1. Микрокомпьютер, в котором установлено несколько интегральных схем (ИС), соединенных друг с другом синхронным с источником интерфейсом, отличающийся тем, что ! имеется ИС на стороне для передачи данных через синхронный с источником интерфейс, включающая ! схему фазовой автоподстройки частоты (ФАПЧ) для передачи исполнительного синхроимпульса в процессе реальной работы, ! первый триггер для передачи тестовых данных в соответствии с исполнительным синхроимпульсом, передаваемым схемой ФАПЧ, и ! второй триггер для передачи синхронного с источником синхроимпульса в соответствии с исполнительным синхроимпульсом, передаваемым схемой ФАПЧ, и ! имеется ИС на стороне приема данных через синхронный с источником интерфейс, включающая ! третий триггер для сбора тестовых данных, передаваемых первым триггером, в соответствии с синхроимпульсом, передаваемым вторым триггером. ! 2. Микрокомпьютер по п.1, отличающийся тем, что ! ИС на передающей стороне дополнительно включает схему генерирования сдвоенных импульсов для извлечения двухимпульсных сигналов из исполнительных синхроимпульсов, передаваемых схемой ФАПЧ, ! первый триггер способен передавать тестовые данные в соответствии с двухимпульсными сигналами, извлеченными из схемы генерирования сдвоенных импульсов, а ! второй триггер способен передавать синхроимпульс в соответствии с двухимпульсными сигналами, извлеченными из схемы генерирования сдвоенных импульсов. ! 3. Микрокомпьютер по п.1, отличающийся тем, что первый триггер ИС на передающей стороне способен передавать тестовые данные с задержкой, равной полупериоду двухимпульсных сигналов, относительно синхроимп